AIDA
GELINA
BRIKEN
nToF
CRIB
ISOLDE
CIRCE
nTOFCapture
DESPEC
DTAS
EDI_PSA
179Ta
CARME
StellarModelling
DCF
K40
MONNET
DESPEC
Draft saved at 00:00:00
Fields marked with
*
are required
Entry time:
Fri Jan 23 08:00:42 2026
Author
*
:
Subject
*
:
<p> </p> <table align="center" border="1" cellspacing="1" style="border:1px solid #486090; width:98%"> <tbody> <tr> <td style="background-color:#486090">引用:</td> </tr> <tr> <td style="background-color:#ffffb0"> <p>03:12<strong>系统检查</strong></p> <p>附件 1:当å‰</p> <p>附件2:温度</p> <p>附件3:费ç‡</p> <p> </p> <p> <br /> æ—¶é’ŸçŠ¶æ€æµ‹è¯•结æœï¼šé€šè¿‡ 16 项,失败 0 项</p> <p>状æ€ç†è§£å¦‚下<br /> :状æ€ä½ 3:固件 PLL(用äºä»å¤–éƒ¨æ—¶é’Ÿç”Ÿæˆæ—¶é’Ÿï¼‰æœªé”定;<br /> 状æ€ä½ 2:始终为逻辑“1”<br /> ;状æ€ä½ 1:LMK3200(2) PLL 和时钟分é…芯片未é”定到外部时钟;<br /> 状æ€ä½ 0:LMK3200(1) PLL 和时钟分é…芯片未é”定到外部时钟。<br /> å¦‚æœæ‰€æœ‰è¿™äº›ä½éƒ½æœªè®¾ç½®ï¼Œåˆ™å›ºä»¶è¿è¡Œä¸å¯é 。</p> <p> <br /> æ ¡å‡†æµ‹è¯•ç»“æœï¼šé€šè¿‡ 16 项,未通过 0 项</p> <p>如æœä»»ä½•æ¨¡å—æ ¡å‡†å¤±è´¥ï¼Œè¯·æ£€æŸ¥æ—¶é’Ÿçжæ€å¹¶æ‰“å¼€ FADC æ ¡å‡†å’Œæ§åˆ¶æµè§ˆå™¨é¡µé¢ï¼Œé‡æ–°è¿è¡Œè¯¥æ¨¡å—çš„æ ¡å‡†ã€‚</p> <p> <br /> 基准电æµå·®å€¼<br /> aida05 æ•…éšœ 0x36ca : 0x36cb : 1 <br /> 白兔错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1</p> <p>çŠ¶æ€æŠ¥å‘Šçš„å«ä¹‰å¦‚下:-<br /> 状æ€ä½ 3:White Rabbit è§£ç å™¨æ£€æµ‹åˆ°æ¥æ”¶åˆ°çš„æ•°æ®æœ‰è¯¯ï¼›<br /> 状æ€ä½ 2:固件记录了 WR é”™è¯¯ï¼Œæ—¶é—´æˆ³æœªé‡æ–°åŠ è½½ï¼›<br /> 状æ€ä½ 0:White Rabbit è§£ç å™¨æŠ¥å‘Šæ— æ³•ç¡®å®šæ¥è‡ª WR 的时间戳信æ¯ã€‚</p> <p> </p> <p> <br /> 基准电æµå·®å€¼<br /> aida13 æ•…éšœ 0xa : 0xf : 5 <br /> FPGA 时间戳错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1。<br /> 如æœè¿™äº›è®¡æ•°ä¸­æœ‰ä»»ä½•一项被报告为错误,则<br /> 表示 ASIC 读å–系统检测到了时间滑移。<br /> ä¹Ÿå°±æ˜¯è¯´ï¼Œä» FIFO 读å–çš„æ—¶é—´æˆ³ä¸æ¯”上一次读å–的时间戳更新。</p> <p> <br /> è¿”å› 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 <br /> 内存(KB) : 4 8 16 32 64 128 256 512 1k 2k 4k<br /> aida01 : 22 5 7 2 1 2 2 3 3 3 6 : 36464<br /> aida02 : 9 8 3 3 1 4 1 2 4 3 6 : 36916<br /> aida03 : 5 2 6 2 0 3 2 3 3 3 6 : 36420<br /> aida04 : 6 5 2 3 4 4 2 3 3 3 6 : 36800<br /> aida05 : 17 6 6 2 2 4 1 3 2 4 6 : 37524<br /> aida06 : 7 12 3 4 3 3 1 3 3 3 6 : 36460<br /> aida07 : 17 11 5 1 3 3 3 2 3 3 6 : 36428<br /> aida08 : 3 5 0 1 4 2 2 4 2 3 6 : 35924<br /> aida09 : 27 6 4 2 0 2 2 2 3 3 6 : 35868<br /> aida10 : 16 11 8 0 2 2 1 3 2 4 6 : 37272<br /> aida11 : 15 2 2 3 1 4 3 4 2 3 6 : 36364<br /> 艾达12 : 1 6 4 3 1 3 2 4 2 3 6 : 35988<br /> aida13 : 22 14 10 2 4 2 2 4 2 3 6 : 36264<br /> aida14 : 26 10 4 3 2 1 1 3 3 3 6 : 36184<br /> aida15 : 14 2 3 2 2 4 1 2 3 3 6 : 35896<br /> aida16 : 7 5 4 0 2 4 2 3 2 3 6 : 35588</p> <p><strong>06:10 DSSD1 ç‡é«˜ï¼</strong></p> <p>附件 4</p> <p>我给è€å…¬æ‰“了电è¯ï¼Œä»–èµ·æ¥å°±æ¥ä¿®å¥½äº† :)</p> <p>æ®ä»–所说,问题出在澳大利亚è¯åˆ¸ä¸æŠ•资委员会(ASIC)的æŸä¸ªéƒ¨é—¨ï¼š</p> <p>其中一å°ASIC HEC芯片è¿è¡Œå¼‚常ï¼å¼ºåˆ¶ASIC芯片检查其设置,使其æ¢å¤æ­£å¸¸ï¼ˆè§é™„ä»¶9)。此æ“作大约在06:35完æˆã€‚</p> <p> </p> <p><strong>07:03 系统检查</strong></p> <p>附件 5 频谱速ç‡</p> <p>附件 6 电å‹</p> <p>附件 7 è´¹ç‡</p> <p>附件 8 温度</p> <p>系统时钟一切正常,除了</p> <p><strong>白兔</strong></p> <p> 基准电æµå·®å€¼<br /> aida05 æ•…éšœ 0x36ca : 0x36cb : 1 <br /> 白兔错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1</p> <p>çŠ¶æ€æŠ¥å‘Šçš„å«ä¹‰å¦‚下:-<br /> 状æ€ä½ 3:White Rabbit è§£ç å™¨æ£€æµ‹åˆ°æ¥æ”¶åˆ°çš„æ•°æ®æœ‰è¯¯ï¼›<br /> 状æ€ä½ 2:固件记录了 WR é”™è¯¯ï¼Œæ—¶é—´æˆ³æœªé‡æ–°åŠ è½½ï¼›<br /> 状æ€ä½ 0:White Rabbit è§£ç å™¨æŠ¥å‘Šæ— æ³•ç¡®å®šæ¥è‡ª WR 的时间戳信æ¯ã€‚</p> <p><strong>FPGA</strong></p> <p> 基准电æµå·®å€¼<br /> aida13 æ•…éšœ 0xa : 0x14 : 10 <br /> FPGA 时间戳错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1。<br /> 如æœè¿™äº›è®¡æ•°ä¸­æœ‰ä»»ä½•一项被报告为错误,则<br /> 表示 ASIC 读å–系统检测到了时间滑移。<br /> ä¹Ÿå°±æ˜¯è¯´ï¼Œä» FIFO 读å–çš„æ—¶é—´æˆ³ä¸æ¯”上一次读å–的时间戳更新。</p> <p> </p> </td> </tr> </tbody> </table> <p> </p>
Encoding
:
HTML
ELCode
plain
Suppress Email notification
Resubmit as new entry
Attachment 1:
Drop attachments here...
Draft saved at 00:00:00
ELOG V3.1.3-7933898