AIDA GELINA BRIKEN nToF CRIB ISOLDE CIRCE nTOFCapture DESPEC DTAS EDI_PSA 179Ta CARME StellarModelling DCF K40 MONNET
  DESPEC, Last 64 days  ELOG logo
New entries since:Fri Jan 2 16:16:57 2026
  ID Date Author Subject
  747   Fri Jan 23 08:00:42 2026 MA, BAWed 12 May 00:00-08:00

 

引用:

03:12系统检查

附件 1:当å‰

附件2:温度

附件3:费ç‡

 

   
æ—¶é’ŸçŠ¶æ€æµ‹è¯•结æœï¼šé€šè¿‡ 16 项,失败 0 项

状æ€ç†è§£å¦‚下
:状æ€ä½ 3:固件 PLL(用äºä»å¤–éƒ¨æ—¶é’Ÿç”Ÿæˆæ—¶é’Ÿï¼‰æœªé”定;
状æ€ä½ 2:始终为逻辑“1”
;状æ€ä½ 1:LMK3200(2) PLL 和时钟分é…芯片未é”定到外部时钟;
状æ€ä½ 0:LMK3200(1) PLL 和时钟分é…芯片未é”定到外部时钟。
å¦‚æœæ‰€æœ‰è¿™äº›ä½éƒ½æœªè®¾ç½®ï¼Œåˆ™å›ºä»¶è¿è¡Œä¸å¯é ã€‚

   
校准测试结æœï¼šé€šè¿‡ 16 项,未通过 0 项

如æœä»»ä½•æ¨¡å—æ ¡å‡†å¤±è´¥ï¼Œè¯·æ£€æŸ¥æ—¶é’Ÿçжæ€å¹¶æ‰“å¼€ FADC 校准和æ§åˆ¶æµè§ˆå™¨é¡µé¢ï¼Œé‡æ–°è¿è¡Œè¯¥æ¨¡å—的校准。

   
         基准电æµå·®å€¼
aida05 æ•…éšœ 0x36ca : 0x36cb : 1  
白兔错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1

çŠ¶æ€æŠ¥å‘Šçš„å«ä¹‰å¦‚下:-
状æ€ä½ 3:White Rabbit è§£ç å™¨æ£€æµ‹åˆ°æ¥æ”¶åˆ°çš„æ•°æ®æœ‰è¯¯ï¼›
状æ€ä½ 2:固件记录了 WR é”™è¯¯ï¼Œæ—¶é—´æˆ³æœªé‡æ–°åŠ è½½ï¼›
状æ€ä½ 0:White Rabbit è§£ç å™¨æŠ¥å‘Šæ— æ³•确定æ¥è‡ª WR 的时间戳信æ¯ã€‚

 

   
             基准电æµå·®å€¼
aida13 æ•…éšœ 0xa : 0xf : 5  
FPGA 时间戳错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1。
如æœè¿™äº›è®¡æ•°ä¸­æœ‰ä»»ä½•一项被报告为错误,则
表示 ASIC 读å–系统检测到了时间滑移。
ä¹Ÿå°±æ˜¯è¯´ï¼Œä» FIFO 读å–çš„æ—¶é—´æˆ³ä¸æ¯”上一次读å–的时间戳更新。

   
è¿”å› 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0  
内存(KB) : 4 8 16 32 64 128 256 512 1k 2k 4k
aida01 : 22 5 7 2 1 2 2 3 3 3 6 : 36464
aida02 : 9 8 3 3 1 4 1 2 4 3 6 : 36916
aida03 : 5 2 6 2 0 3 2 3 3 3 6 : 36420
aida04 : 6 5 2 3 4 4 2 3 3 3 6 : 36800
aida05 : 17 6 6 2 2 4 1 3 2 4 6 : 37524
aida06 : 7 12 3 4 3 3 1 3 3 3 6 : 36460
aida07 : 17 11 5 1 3 3 3 2 3 3 6 : 36428
aida08 : 3 5 0 1 4 2 2 4 2 3 6 : 35924
aida09 : 27 6 4 2 0 2 2 2 3 3 6 : 35868
aida10 : 16 11 8 0 2 2 1 3 2 4 6 : 37272
aida11 : 15 2 2 3 1 4 3 4 2 3 6 : 36364
艾达12 : 1 6 4 3 1 3 2 4 2 3 6 : 35988
aida13 : 22 14 10 2 4 2 2 4 2 3 6 : 36264
aida14 : 26 10 4 3 2 1 1 3 3 3 6 : 36184
aida15 : 14 2 3 2 2 4 1 2 3 3 6 : 35896
aida16 : 7 5 4 0 2 4 2 3 2 3 6 : 35588

06:10 DSSD1 ç‡é«˜ï¼

附件 4

我给è€å…¬æ‰“了电è¯ï¼Œä»–èµ·æ¥å°±æ¥ä¿®å¥½äº† :)

æ®ä»–所说,问题出在澳大利亚è¯åˆ¸ä¸æŠ•资委员会(ASIC)的æŸä¸ªéƒ¨é—¨ï¼š

其中一å°ASIC HEC芯片è¿è¡Œå¼‚常ï¼å¼ºåˆ¶ASIC芯片检查其设置,使其æ¢å¤æ­£å¸¸ï¼ˆè§é™„ä»¶9)。此æ“作大约在06:35完æˆã€‚

 

07:03 系统检查

附件 5 频谱速ç‡

附件 6 电å‹

附件 7 è´¹ç‡

附件 8 温度

系统时钟一切正常,除了

白兔

 åŸºå‡†ç”µæµå·®å€¼
aida05 æ•…éšœ 0x36ca : 0x36cb : 1  
白兔错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1

çŠ¶æ€æŠ¥å‘Šçš„å«ä¹‰å¦‚下:-
状æ€ä½ 3:White Rabbit è§£ç å™¨æ£€æµ‹åˆ°æ¥æ”¶åˆ°çš„æ•°æ®æœ‰è¯¯ï¼›
状æ€ä½ 2:固件记录了 WR é”™è¯¯ï¼Œæ—¶é—´æˆ³æœªé‡æ–°åŠ è½½ï¼›
状æ€ä½ 0:White Rabbit è§£ç å™¨æŠ¥å‘Šæ— æ³•确定æ¥è‡ª WR 的时间戳信æ¯ã€‚

FPGA

 åŸºå‡†ç”µæµå·®å€¼
aida13 æ•…éšœ 0xa : 0x14 : 10  
FPGA 时间戳错误计数器测试结æœï¼šé€šè¿‡ 15,失败 1。
如æœè¿™äº›è®¡æ•°ä¸­æœ‰ä»»ä½•一项被报告为错误,则
表示 ASIC 读å–系统检测到了时间滑移。
ä¹Ÿå°±æ˜¯è¯´ï¼Œä» FIFO 读å–çš„æ—¶é—´æˆ³ä¸æ¯”上一次读å–的时间戳更新。

 

 

  746   Wed Jan 7 02:21:13 2026 BA, AASaturday 14 May

 

Quote:

FEE64 module aida09 global clocks failed, 6
 Clock status test result: Passed 13, Failed 1

Understand status as follows
Status bit 3 : firmware PLL that creates clocks from external clock not locked
Status bit 2 : always logic '1'
Status bit 1 : LMK3200(2) PLL and clock distribution chip not locked to external clock
Status bit 0 : LMK3200(1) PLL and clock distribution chip not locked to external clock
If all these bits are not set then the operation of the firmware is unreliable

 

FEE64 module aida02 failed
FEE64 module aida06 failed
FEE64 module aida09 failed
FEE64 module aida10 failed
FEE64 module aida13 failed
Calibration test result: Passed 9, Failed 5

If any modules fail calibration , check the clock status and open the FADC Align and Control browser page to rerun calibration for that module

 

White Rabbit error counter test result: Passed 14, Failed 0

Understand the status reports as follows:-
Status bit 3 : White Rabbit decoder detected an error in the received data
Status bit 2 : Firmware registered WR error, no reload of Timestamp
Status bit 0 : White Rabbit decoder reports uncertain of Timestamp information from WR

 

FPGA Timestamp error counter test result: Passed 14, Failed 0
If any of these counts are reported as in error
The ASIC readout system has detected a timeslip.
That is the timestamp read from the time FIFO is not younger than the last

 

ELOG V3.1.3-7933898