AIDA GELINA BRIKEN nToF CRIB ISOLDE CIRCE nTOFCapture DESPEC DTAS EDI_PSA 179Ta CARME StellarModelling DCF K40
  AIDA, Page 14 of 46  ELOG logo
Entry  Thu Sep 1 03:45:34 2016, TD, Thursday 1 September 28x
13.33 R11 starts

      ASIC settings 2016Aug20-15.34.53
Entry  Fri Sep 2 06:22:26 2016, TD, Friday 2 September 17x
14.20 R11 continues

      DSSSD bias/leakage current OK - see attachments 1-2
Entry  Sat Sep 3 05:54:14 2016, TD, Saturday 3 September 16x
14.20 R13 continues

      DSSSD bias/leakage current OK - see attachments 1-2
Entry  Sun Sep 4 04:26:23 2016, TD, Sunday 4 September 20x
14.20 R13 continues

      DSSSD bias/leakage current OK - see attachments 1-2
Entry  Sun Sep 4 04:35:42 2016, TD, FEE64 & MACB configuration IMG_6502.JPGIMG_6503.JPGIMG_6504.JPG


Entry  Mon Sep 5 06:54:02 2016, TD, Monday 5 September 16x
14.20 R17 continues

      DSSSD bias/leakage current OK - see attachments 1-2
Entry  Fri Sep 30 03:35:12 2016, TD, Friday 30 September 20.png21.png22.png23.png24.png
11.37 Attempt to use external 50MHz clock for Master MACB (w/ 50MHz front panel label)

      NIM 50MHz -> NIM-TTL translator -> Master MACB (rear panel)
Entry  Fri Sep 30 07:52:56 2016, TD, Report - low - AIDA correlation L/M/H statistics count 3x  

The AIDA correlation L, M & H statistics count 3x for each correlation trigger,
i.e. counts and rates displayed by statistics are 3x actual counts and rates 
Entry  Sat Oct 1 09:34:23 2016, TD, Installing latest (16 April 2015) MACB firmware Untitled.png
Installed Xilinx 14.7 LabTools + (free) WebPack license

Start iMPACT
Entry  Sun Oct 2 06:12:54 2016, TD, Sunday 2 October 16x

14.15 DSSSD bias/leakage current OK - see attachments 1-2
      FEE64 temperatures OK - see attachment 3
Entry  Thu Oct 6 12:39:14 2016, TD, Images of setup at F11 IMG_6687.JPGIMG_6689.JPGIMG_6690.JPG
 
Entry  Thu Oct 6 13:09:50 2016, TD, Images of setup at F11 - 2 IMG_6692.JPGIMG_6693.JPGIMG_6694.JPG
 
Entry  Thu Oct 6 13:20:34 2016, TD, Images of setup at F11 - 3 IMG_6695.JPGIMG_6696.JPGIMG_6701.JPG
 
Entry  Thu Oct 6 13:22:24 2016, TD, Images of setup at F11 - 4 IMG_6702.JPG
 
Entry  Sat Oct 15 03:27:31 2016, TD, Saturday 15 October 10x
11.27 DAQ found stopped
      Most recent file R42_164, last accessed 07.18
      Restart merger OK
Entry  Sun Oct 16 03:14:41 2016, TD, Sunday 16 October 16x
11.12 DAQ start (R47)

      Detector bias and leakage currents OK - see attachments 1 & 2
Entry  Mon Oct 17 04:10:30 2016, TD, Monday 17 October 7x
12.05 DAQ found stopped
      Most recent file R49_226, last accessed 06.26
      Restart merger OK
Entry  Tue Oct 18 01:43:04 2016, TD, Tuesday 18 October 33x
09/42 DAQ found stopped, no merger error messages
      Most recent file R52_211, last accessed 06.30
      Restart merger OK
Entry  Tue Oct 18 06:56:52 2016, TD, DAQ status 

From the installation of the RG58 cable for the 50MHz TTL clock from BRIKEN DAQ
to AIDA Master MACB external clock input we observe DAQ stalls at c. 06.30 and
Entry  Wed Oct 19 01:14:10 2016, TD, Wednesday 19 October 8x
09.13 DAQ found stopped, no merger error messages
      Most recent file R55_10, last accessed 19.17
      Restart merger OK
ELOG V3.1.3-7933898